케이던스 설계 시스템
Cadence Design Systems유형 | 공기업 |
---|---|
산업 | 컴퓨터 소프트웨어 |
설립. | 전 |
본사 | 미국 캘리포니아주 새너제이 |
주요 인물 | 애니루드 데브간 (사장 및 CEO) 립부탄 (집행위원장) |
수익. | 29억9천만달러(2021년)[1] |
7억 8천만 달러 (2021년)[1] | |
7억 달러 (2021년)[1] | |
총자산 | 43억9천만달러(2021년)[1] |
총자본 | 27억4000만달러(2021년)[1] |
종업원수 | 9,300 (2022년 [1]1월) |
웹 사이트 | www |
Cadence Design Systems, Inc.(cadence로 표기)는 캘리포니아 [2]새너제이시에 본사를 둔 미국의 다국적 컴퓨터 소프트웨어 회사입니다.SDA Systems와 ECAD, Inc.의 합병에 의해 1988년에 설립되었습니다.이 회사는 집적회로, 시스템 온 칩(SoC) 및 프린트 회로 [3]기판을 설계하기 위한 소프트웨어, 하드웨어 및 실리콘 구조를 생산합니다.
역사
오리진스
Cadence Design Systems는 1983년 리처드 뉴턴, 알베르토 상조반니-빈센텔리, 제임스 솔로몬이 공동 설립한 1988년 솔로몬 디자인 자동화(SDA)와 핑차오, 앤트글렌, 폴렌이 공동 설립한 공기업 ECAD가 합병하여 설립된 전자 설계 자동화(EDA) 회사로 시작되었습니다.SDA의 CEO인 조셉 코스텔로가 신설 합병 [4]회사의 CEO로 임명되었습니다.
경영진의 리더십
1997년 Cadence의 원래 CEO인 Joe Costello가 사임한 후, Jack Harding은 [5]CEO로 임명되었습니다.Ray Bingham은 [6]1999년에 CEO로 임명되었습니다.2004년, 마이크 피스터는 케이던스의 새로운 [7]CEO가 되었습니다.
Mike Fister가 사임한 후 2008년 Cadence 이사회는 Lip-Bu Tan을 CEO 대행으로 임명했습니다.[8]Cadence 이사회는 2004년부터 Cadence 이사회에서 근무하고 있습니다.2009년 1월 Cadence 이사회는 만장일치로 Lip-Bu Tan을 사장 겸 CEO로 선출했습니다.Tan은 최근 벤처 캐피털 회사인 Walden International의 CEO로 재직하고 있으며, 이 회사의 [9]회장으로 재직하고 있습니다.
2021년 12월 15일, Anirudh Devgan이 사장 겸 CEO로 취임하고, Lip-Bu Tan이 이그제큐티브 회장이 되었습니다.Devgan은 2012년에 Cadence에 입사하여 2017년에 [10][11][12]사장으로 임명되었습니다.
상품들
이 회사는 칩,[13] 시스템 및 프린트 회로 [14]기판을 설계하는 데 사용되는 소프트웨어, 하드웨어 및 지적 재산(IP)과 인터페이스, 메모리, 아날로그, SoC 주변기기, 데이터 플레인 처리 장치 및 검증을 포함하는 IP를 개발합니다.
커스텀 IC 테크놀로지
- Virtuoso 플랫폼풀 커스텀 집적회로를 [15]설계하기 위한 도구.개략도 입력, 동작 모델링(Verilog-AMS), 회로 시뮬레이션, 커스텀 레이아웃, 물리 검증, 추출 및 백 주석 등이 있습니다.주로 아날로그, 혼합 신호, RF 및 표준 셀 설계에 사용되며 메모리 및 FPGA 설계에도 사용됩니다.
- 스펙터 엑스2019년 6월, Cadence는 Spectre X 병렬 회로 시뮬레이터를 도입하여 사용자가 수백 개의 CPU에 시간 및 주파수 도메인 시뮬레이션을 분산시켜 실행 시간과 속도를 높일 [16]수 있도록 하였습니다.
- AWR은 5G/무선 제품 설계를 위한 무선 주파수 대 밀리미터파 설계 환경이다.통신, 항공우주 및 방위, 반도체, 컴퓨터 [17][18]및 가전제품에 사용됩니다.
디지털 구현 및 사인오프 테크놀로지
- 속, Innovus, Tempus 및 Voltus.2020년 3월, Cadence는 Innovus 플레이스, 루트 엔진 및 옵티마이저를 Metrium Synthesis에 통합하고, 두 툴 모두 공통 사용자 인터페이스와 데이터베이스를 [19]사용한다고 발표했습니다.
- C,[20] C++ 또는 SystemC 코드에서 RTL 구현을 작성하는 Stratus High-level 합성 도구.
- 세레브루스.2021년 7월, Cadence는 기계 학습 기반의 Cerebrus 칩 탐색기 제품을 발표하여 여러 블록에 걸쳐 지정된 전력, 성능 및 영역 목표에 대해 Cadence 디지털 설계 흐름을 자동으로 최적화했습니다.Cerebrus는 최적화 프로세스가 [21][22]반복될 때마다 효율성을 높이기 위해 강화 학습 방식을 활용합니다.
기타 캐던스 RTL-GDS II 도구: Conformal Equivalence Checker, Stratus High-Level Synthesis, Joules 전력 분석, Quantus RC 추출, Modus Automatic Test Pattern 생성
검증 테크놀로지
- 실륨Xcelium은 멀티코어 병렬 컴퓨팅 [23]아키텍처를 기반으로 2017년에 도입된 병렬 시뮬레이터입니다.
- 재스퍼 골드.JasperGold는 2003년에 [24]처음 도입된 정식 검증 도구입니다.2019년, Cadence는 JasperGold 솔버 선택 및 파라미터화를 자동화하여 보다 빠른 초기 증명을 실현하고 회귀 [25]실행을 최적화하는 새로운 머신 러닝 기술을 발표했습니다.
- Perspec System Verifier(Perspec 시스템 검증자)페르스펙은 2014년에 시스템 수준의 검증 시나리오를 정의하고 검증한 후 제약조건 해결 [26]기술을 사용하여 시나리오를 검증하는 테스트 케이스를 만들기 위해 발표되었다.2018년 중반, Cadence는 Perspec이 새로운 Accellera Portable Test and Stimulation Standard(PSS) 표준을[27] 지원한다고 발표했습니다.
- vManager.vManager는 데이터 소스로서 에뮬레이션, 시뮬레이션 및/또는 정식 기술을 사용하는 검증 프로세스를 추적하기 위한 검증 관리 도구입니다.[28][29]
- 팔라듐.2015년 Cadence는 시간당 1억 게이트 이상의 컴파일 속도와 1MHz 이상의 실행 [31]성능을 갖춘 Paladium Z1 하드웨어 에뮬레이션 [30]플랫폼을 발표했습니다.캐던스의 팔라듐 에뮬레이터는 1998년 [32]캐던스의 Quickturn 인수에서 나온 것이다.2021년 Cadence는 Paladium Z2를 발표하면서 180억 게이트 이상의 용량을 가진 이전 Paladium Z1보다 1.5배 성능 및 2배 향상된 용량을 자랑합니다.캐던스는 팔라듐 Z2가 100억 게이트를 10시간 [33][34]이내에 컴파일할 수 있다고 주장했다.
- 프로튬.프로튬 FPGA 시제품 제작 플랫폼은 [35]2014년에 공식적으로 도입되었습니다.2017년, Cadence는 Xilinx Virtex UltraScale FPGA를 [36]기반으로 한 Protium S1을 발표했습니다.2019년에는 프로튬 X1 랙 기반 프로토타이핑이 [37]도입되었으며, 캐던스는 [38]약 5MHz에서 12억 게이트 SoC를 지원한다고 주장했습니다. Paladium S1/X1과 프로튬은 단일 컴파일 [39]흐름을 공유합니다.2021년 프로튬 X2가 발표되었는데, 캐던스는 프로튬 X1보다 1.5배 성능 및 2배 용량 향상을 주장했으며 프로튬 X2는 24시간 [40][41]이내에 100억 개의 게이트를 컴파일할 수 있었다.
지적 재산.
메모리/스토리지/하이 퍼포먼스 인터페이스 프로토콜(USB 또는 PCIe 컨트롤러 및 PHY), 오디오, 비전, 무선 모뎀 및 컨볼루션 뉴럴 넷용 텐실리카 DSP 프로세서 등의 영역을 대상으로 한 설계 IP.Tensilica DSP 프로세서[42] IP에는 다음이 포함됩니다.
영상, 비전 및 AI [43][44]처리용 텐실리카 비전 DSP, 오디오/음성/음성/[45][46]음성 처리용 텐실리카 HiFi DSP, [47]IoT용 텐실리카 퓨전 DSP, 레이더, 레이더 및 통신 처리용 텐실리카 ConnX DSP.AI 가속용 Tensilica DNA 프로세서 [48][49]패밀리[50][51]
2021년 Cadence는 모바일,[52] IoT, 자동차, 인텔리전트 센서 및 산업용 AI SoC 설계를 대상으로 AI SoC 개발을 가속화하고 전력, 성능 및 영역을 개선하기 위해 Tensilica AI Platform을 출시했습니다.
PCB 및 패키징 테크놀로지
- 알레그로 플랫폼Spectra 자동 라우터를 포함한 집적회로, 패키지 및 PCB의 [53]공동 설계를 위한 도구.
- 또는 CAD/PSPice.소규모 설계팀 및 개별 PCB [53]설계자를 위한 도구입니다.
- OrbitIO 인터커넥트 설계자.다이/패키지 플래닝 및 루트 최적화 도구.[54]
- 인스펙션검사AR은 증강현실을 사용하여 복잡한 회로 기판 전자장치를 설계하여 기판도를 실시간으로 [55]라벨링합니다.
시스템 분석
- Sigrity.신호, 전력 무결성 및 열 무결성 분석 및 IC 패키지 [56]설계를 위한 도구입니다.
- 선명도Cadence는 2019년 4월에 Clarity를 시스템 분석으로 확장하기 위한 일환으로 도입했습니다.Clearity는 전자파 분석을 위한 3D 필드 솔버로, 분산형 적응 메싱을 사용하여 수백 개의 코어로 작업을 분할하여 속도와 [57]용량을 향상시킵니다.
- 섭씨.2019년 9월, Cadence는 고체 구조에는 유한 요소 분석을 사용하고 [58]유체에 대해서는 계산 유체 역학(CFD)을 사용하는 병렬 아키텍처 서멀 솔버인 Celsius를 발표했습니다.
- Omnis. Omnis는 컴퓨터 유체역학, 메시 생성, 다중 물리 시뮬레이션 및 최적화 제품으로 항공우주, 자동차, 산업 및 해양 분야에서 확립된 응용 프로그램을 제공합니다.[59] (2021년 NUMECA 인수에서)
- 포인트로.포인트와이즈 컴퓨터 유체역학(CFD) 메쉬 생성(2021년 포인트와이즈 인수부터)[60]
인식
2020년 포춘지는 캐던스를 포춘지 선정 "가장 일하기 좋은 100대 기업"으로 6년 [61]연속 선정했습니다.
또, 2020년에는, 피플지의 「Companies that Care」[62]에서 45위를 차지했습니다.
2019년 Investor's Business Daily는 Cadence Design Systems를 ESG(Best Environmental, Social, Governance) 기업 [63]50개 중 5위로 선정했습니다.
2016년에는 캐던스 CEO 립부 탄이 글로벌 [64]반도체 얼라이언스로부터 모리스 장 박사의 모범적 리더십 상을 받았습니다.
취득
타임라인
발표된 연도 | 회사 | 비지니스 | 값(USD) | 레퍼런스 |
---|---|---|---|---|
1989 | 게이트웨이 설계 자동화 | 시뮬레이션 소프트웨어 | 7,200만달러 | [65] |
1991 | 유효한 논리 | 게이트 레벨 설계 | 1억 4천만 달러 | [66][67] |
1993 | Comdisco 시스템즈 | 디지털 신호 처리 및 통신 설계 | 1,300만달러 | [68] |
1997 | Cooper & Chyan 테크놀로지 | 배치 및 라우팅 | 4억 2,200만달러 | [69][70] |
1998 | Bell Labs 설계 자동화 | 시뮬레이션 및 검증 소프트웨어 | 4,500만달러 | [71] |
1998 | 퀵턴 설계 시스템 | 에뮬레이션 하드웨어 | 2억5300만달러 | [72] |
1999 | OrCAD 시스템 | PCB 및 FPGA 설계 | 1억 4천만 달러 | [73] |
2002 | IBM의 DFT 도구 및 그룹 | 테스트용 설계 | 공개되지 않다 | [74] |
2003 | 셀레스트리 디자인 | 고밀도 모델링, 풀칩 회로 시뮬레이션 | 공개되지 않다 | [75] |
2003 | 버플렉스 | 공식 검증, 동등성 검사기 | 공개되지 않다 | [76] |
2004 | 네오리니어 | 아날로그 및 혼합 신호 레이아웃, 회선 크기 조정 | 공개되지 않다 | [77] |
2005 | 검증 | 검증 자동화, 하드웨어 가속화 | 3억1500만달러 | [78] |
2006 | 프라이사거스 | 제조 변동 예측 | 2,600만달러 | [79] |
2007 | 인바리움 | 리소그래피 모델링 및 패턴 합성 | 공개되지 않다 | [80] |
2007 | 클리어 쉐이프 | 제조를 위한 설계 | 공개되지 않다 | [81][82] |
2008 | 칩 견적 | IP 포털, IP 재사용 관리 | 공개되지 않다 | [83] |
2010 | 데날리 소프트웨어 | 메모리 모델, 설계 IP, 검증 IP | 3억1500만달러 | [84] |
2011 | Altos 설계 자동화 | 메모리, 표준 셀 라이브러리 등의 기초 IP 특성화 | 공개되지 않다 | [85][86] |
2011 | 아즈로 | 클럭 동시 최적화 | 공개되지 않다 | [87] |
2012 | 시그리티 | 신호, 전력 및 열 무결성 분석, IC 패키지 설계 | 8000만달러 | [88][56] |
2013 | 우주 회로 | USB, MIPI, 오디오, Wi-Fi 코어 등의 모바일 디바이스 IP용 아날로그 및 혼합 신호 IP | 공개되지 않다 | [89][90] |
2013 | 텐실리카 | 데이터 플레인 처리 IP | 3억8000만달러 | [91][92] |
2013 | 에바트로닉스 | 반도체 IP: USB, MIPI, 디스플레이 및 스토리지 인터페이스 | 공개되지 않다 | [93] |
2014 | Forte 설계 시스템 | 높은 수준의 합성 | 공개되지 않다 | [94][95] |
2014 | Jasper 설계 자동화 | 정식 분석 및 검증 | 1억 7000만달러 | [96][97] |
2016 | 로켓틱 테크놀로지스 | 멀티코어 병렬 시뮬레이터 | 공개되지 않다 | [98] |
2017 | 누세미 | 고속 시리얼라이저/디시리얼라이저(SerDes) 통신 IP | 공개되지 않다 | [99] |
2019 | AWR 코퍼레이션 | 무선/고주파 무선 주파수 애플리케이션 설계 소프트웨어 | 1억6000만달러 | [100] |
2020 | 인테그랜드 소프트웨어 | 3D-IC 시스템에서 대형 IC 및 패키지 시뮬레이션을 위한 분석 및 추출 모멘트 솔버 기술, 특성화 및 분석 방법 | 공개되지 않다 | [101][102] |
2020 | 증강 인터페이스 검사 | 증강현실을 사용하여 전자기기 및 라벨 회로 기판도를 실시간으로 매핑합니다. | 공개되지 않다 | [103][104] |
2021 | 숫자 | CFD, 메시 생성, 멀티 물리 시뮬레이션 및 최적화 | 공개되지 않다 | [59] |
2021 | 포인트와이즈 | 계산유체역학(CFD) 메쉬 생성 | 공개되지 않다 | [60] |
2022 | 장래의 설비 | 데이터센터의 설계 및 운용을 위한 전자기기 냉각 및 에너지 퍼포먼스 최적화 솔루션용 Computational Fluid Dynamics(CFD) 솔루션 프로바이더 | 공개되지 않다 | [105] |
2022 | OpenEye 사이언티픽 | 제약 및 생명공학 회사가 약물 발견을 위해 사용하는 계산 분자 모델링 및 시뮬레이션 소프트웨어 | 최대 5억달러 | [106] |
HLD(High-Level Design), UniCAD, CadMOS, Embium Design Systems, Simplex, Silicon Perspective, Plato 및 Get2Chip도 인수했습니다.
관련된
- 2007년 케이던스는 콜버그 크라비스 로버츠 및 블랙스톤 그룹과 [107]매각 가능성에 대해 협의 중이라는 소문이 있었다.
- 2008년 Cadence는 경쟁사인 Mentor [108]Graphics의 16억달러 인수를 철회했습니다.
소송
- 아반티 아반티 코퍼레이션(브랜드명 "Avanti!")과 6년 동안 법적[109] 분쟁에 휘말렸고, 캐던스는 아반티가 캐던스 코드를 훔쳤다고 주장했고, 아반티는 이를 부인했다.비즈니스 위크에 따르면, "아반티 사건은 실리콘 밸리 역사상 가장 극적인 화이트 칼라 범죄 이야기일 것입니다."[109]아반티 경영진은 결국 어떤 경쟁도 하지 않았다고 주장했고 캐던스는 수억 달러의 배상금을 받았다.그리고 나서 아반티는 Synopsys에 인수되었고, Synopsys는 나머지 [110]청구권을 해결하기 위해 2억6500만 달러를 더 지불했다.그 사건은 다수의 [111]판례를 낳았다. 1995년부터 2002년까지 캐던스는
- 케이던스가 인수한 Aptix Corporation Quickturn Design Systems는 Aptix Corporation과 일련의 법적 행사에 관여했습니다.Aptix는 Mentor Graphics에 특허를 허가했고 두 회사는 특허 침해 혐의로 Quickturn을 공동 고소했다.아픽스의 CEO인 암르 모센은 법적 증거를 위조하고 조작했으며, 그 후 음모, 위증, 사법 방해 혐의로 기소되었다.모센은 보석 계약을 어기고 해외로 도피하려다 체포됐다.감옥에 있는 동안, 모센은 목격자들을 위협하고 그의 [112]사건을 지휘하는 연방 판사를 살해할 음모를 꾸몄다.Mohsen은 [113][114]무능함을 가장하여 연방 재판을 지연시키려 한 혐의로 기소되었다.압도적인 위법행위로 인해 판사는 소송을 집행할 수 없다고 판결했고 모센은 징역 [115]17년을 선고받았다.Mentor Graphics는 그 후 Aptix를 소송하여 소송 비용을 회수했다.케이던스는 또한 Mentor Graphics와 Aptix를 소송하여 소송 [116]비용을 회수했다.
- Berkeley Design Automation 2013년, Cadence는 BDA(Berkeley Design Automation)를 자사의 아날로그 FastSpice(AFS) 시뮬레이터를 Cadence의 아날로그 설계 환경(Virtuoso AD)[117]에 연결하는 라이센스 체계를 우회한 혐의로 고소했습니다.소송은 1년도 채 되지 않아 BDA의 미공개 지급과 Cadence의 공식 인터페이스를 통해 ADE와의 AFS 상호운용성을 지원하기 위한 다년 계약으로 해결되었다.BDA는 몇 달 [118]후 Mentor Graphics에 인수되었습니다.
저명한 인물
- Alberto Sangiovanni-Vincentelli, 공동[119] 설립자
- 리처드 뉴턴, 공동 설립자
- 제임스 솔로몬 공동 설립자
- 켄 쿤더트, 펠로우.Spectre 회로 시뮬레이션 제품군의 제작자(Spectre 포함)RF) 및 Verilog-A 아날로그 하드웨어 기술 언어
- 레이 빙엄, CEO 1999-?
- 마이클 피스터 CEO 2009년
- 조지프 코스텔로 CEO, 1988~1997
- Lip-Bu Tan, CEO, 2009-2021
- CEO Anirudh Devgan, 2021년 ~ 현재
- 페니 허셔
「 」를 참조해 주세요.
레퍼런스
- ^ a b c d e f "Cadence Design Systems, Inc. 2021 Annual Report". U.S. Securities and Exchange Commission. 22 February 2022.
- ^ Investor's Business Daily CEO Lip-Bu Tan Molds가 2020년 11월 12일 취득한 장기 리더에 대한 대응력 문제
- ^ The Street How Cadence Designs the Future 2020년 7월 21일 회수
- ^ NYTimes A Fun Chief of Cadence는 심각한 합병 남성 1991년 10월 4일 회수
- ^ WSJ Cadence의 Costello가 CEO에서 물러나 소프트웨어 회사에 입사하는 1997년 10월 21일
- ^ EETimes Harding, 1999년 4월 27일 케이던스 사장 교체
- ^ WSJ 인텔의 Michael Fister가 2004년 5월 13일 Cadence에서 최고 자리를 차지하기 위해 사임
- ^ Iconnect007 Cadence CEO Mike Fister, 2008년 10월 15일 사임
- ^ EETimes Lip-Bu Tan이 Cadence CEO로 임명, 2009년 1월 8일 취득
- ^ Guru Focus Cadence, 2021년 12월 Anirudh Devgan CEO 발표 2021년 7월 26일 회수
- ^ 나스닥 캐던스(CDNS)가 2분기 수익과 수익을 앞지르고 뷰를 높임 2021년 7월 27일
- ^ 2017년 11월 16일 특정 임원의 알파 임용 신청
- ^ 고속 칩을 추구하는 대각선 경로 설계(John Markoff, New York Times, 2007년 2월 26일)
- ^ NYTimes Cadence, 1990년 4월 11일 소프트웨어 회사 인수
- ^ "Course description from University of Colorado". Archived from the original on 2007-06-24. Retrieved 2007-06-10.
- ^ New Electronics Cadence, 2019년 6월 3일 Spectre X Simulator Retrived로 시뮬레이션 성능 향상 기대
- ^ 친, 스펜서(2019년 12월 5일)."Cadence는 5G 존재감을 강화하기 위해 NI로부터 AWR을 인수" Fierse Electronics, 2021년 9월 6일 회수
- ^ 레빗스키, 앨리슨(2019년 12월 2일)."캐던스 디자인 시스템, National Instruments로부터 AWR Corporation을 1억 6천만 달러에 인수" 실리콘 밸리 비즈니스 저널 2021년 9월 6일 취득
- ^ EENews Europe Cadence의 디지털 풀 플로우는 스루풋이 최대 3배 빨라지고 더 나은 결과를 약속합니다.2020년 3월 17일 취득
- ^ Morris, Kevin Powers AI Revolution EEJournal 2020년 3월 31일 회수
- ^ 딘 다카하시(2021년 8월 18일)."Cadence Design Systems, 칩 설계를 위한 Cerebrus 머신 러닝 출시" Venture Beat Retrieved 2021년 9월 5일
- ^ 독일, 마리아(2021년 7월 22일)."칩 디자인 대기업 Cadence, 프로세서 개발 속도를 높이기 위해 AI 플랫폼 출시" Silicon Angle Retrieved 2021년 9월 5일
- ^ EET 아시아 멀티코어 병렬 엔진은 Cadence 시뮬레이터 Retrieved 2017년 3월 1일.
- ^ EETimes 스타트업은 검증을 위한 '순수한' 정식 툴을 약속합니다.2003년 5월 19일 취득
- ^ eNews Europe 정식 검증 플랫폼, AI를 활용하여 검증 처리 속도 향상 2019년 5월 9일 취득
- ^ 2014년 12월 11일, 시스템 레벨로 이행한 일렉트로닉스 위클리 칩 검증
- ^ Electronics Weekly EDA, IC 테스트 및 검증을 간소화하기 위한 표준 채택 2018년 7월 6일 취득
- ^ Tech Design Forum Cadence는 SQL을 사용하여 검증 매니저의 역량을 강화합니다.2014년 2월 24일 취득
- ^ 2003년 10월 6일, SoC 설계 프로젝트 관리용 툴이 있습니다.Electronics Weekly Retrieved 2021년 10월 30일
- ^ 2016년 6월 6일 EE 저널 에뮬레이션 상태 검색
- ^ 전자 사양자 엔터프라이즈 에뮬레이션 플랫폼, 2016년 10월 26일 회수된 슈퍼컴퓨터 개발
- ^ NY Times Quickturn 디자인 획득을 위한 케이던스 36137
- ^ Neowin Cadence의 최신 Paladium 및 Protium "Dynamic Duo"로 2배 용량과 1.5배 향상된 성능을 제공, 2021년 4월 5일 회수
- ^ EENews Europe Cadence, 에뮬레이션 및 검증 시스템 강화 2021년 4월 5일 취득
- ^ EDN Cadence, Protium FPGA 기반 SoC 시제품 제작 플랫폼 공개 2014년 7월 14일
- ^ EET 아시아 멀티코어 병렬 엔진 파워 Cadence 시뮬레이터 2017년 3월 1일 회수
- ^ Tech Design Forum Cadence, 2019년 5월 28일 회수된 랙 기반 프로토타이핑 프로튬 확장
- ^ Electronics Weekly Cadence 머신은 FPGA에서 10bn 게이트 SoC를 프로토타입으로 만들 수 있습니다.2019년 5월 29일 취득
- ^ EE Journal Cadence EDA 업데이트 2017년 5월 8일
- ^ 임베디드 캐던스, 10억 게이트의 SoC 검증 속도 향상 2021년 4월 7일 취득
- ^ 신전자 캐던스, 차세대 Paladium Z2 및 Protium X2 시스템 공개 2021년 4월 6일
- ^ "Tensilica Customizable Processor and DSP IP". ip.cadence.com. Retrieved 2019-05-16.
- ^ AnandTech Cadence, Tensilica Q7 DSP 2029년 5월 15일 회수 발표
- ^ 조립식 캐던스: Tensilica Vision Q7 DSP IP는 자동차용 비전과 AI 성능을 2배 향상, 2019년 5월 16일 AR/VR 모바일 취득
- ^ eNews 임베디드 Cadence Tensilica HiFi 5 오디오 및 음성 처리용 DSP 2018년 11월 1일 회수
- ^ 2018년 11월 12일 AI 진화를 지켜보는 EE 저널 회수
- ^ Engineering.com Cadence가 2016년 9월 30일 취득한 Tensilica Xtensa LX7 프로세서 아키텍처의 가용성을 발표
- ^ 임베디드 컴퓨팅 디자인 캐던스의 Tensilica ConnX B20 DSP IP, 자동차 레이더/라이더 및 5G 성능 향상 2019년 3월 8일 회수
- ^ Electronics Weekly Cadence, 5G 통신용 DSP 처리량 향상, 2019년 3월 7일 자동차 레이더 및 Lidar 회수
- ^ AnandTech Cadence, Tensilica DNA 100 IP 발표: 2018년 9월 19일 더 큰 인공지능 회수
- ^ 전자 설계 Cadence의 딥 뉴럴 네트워크 프로세서가 3.4 TMACs/W로 푸시된 2018년 9월 26일
- ^ HelpNet Security Cadence Tensilica AI Platform, 인텔리전트 SoC 개발 가속화 2021년 9월 15일 회수
- ^ a b "UNIX Software and CAD tools". Carleton University. Archived from the original on 2012-05-03. Retrieved 2007-06-10.
- ^ 실링, 안드레아스(2018년 5월 2일).접근법: TSMC는 여러 웨이퍼를 서로 겹쳐 쌓는다.2018년 5월 2일 하드웨어 LuxxRetrieveed
- ^ 커크우드, 이사벨 뉴펀들랜드 검사관Kadence Design Systems에 인수된 AR BetaKit, 2020년 8월 13일 회수
- ^ a b EE Times Cadence, 신호 무결성 회사 인수에 8천만 달러 지불 2012년 7월 3일 회수
- ^ McGrath, Dylan (2 April 2019). "Cadence Eyes System Analysis Market". EE Times.
- ^ EE News 임베디드 시스템 분석을 위한 완전한 전기-열 공동 시뮬레이션 2019년 9월 19일 회수
- ^ a b eNews Europe Cadence, 벨기에 CFD 전문가 인수 2021년 1월 21일
- ^ a b eENews OneSpin 거래로 EDA의 대량 인수 주도: 2021년 4월 15일 Retrieved 3페이지 중 2페이지
- ^ "Cadence". Fortune. Retrieved 2020-04-28.
- ^ Great Place to Work 2020 케어 2020 기업 2020년 11월 28일 회수
- ^ "50 Best ESG Companies: A List Of Today's Top Stocks For Environmental, Social And Governance Values". Investor's Business Daily. 2 December 2019.
- ^ GSA 웹사이트 Dr. Morris Chang 모범리더십상 수상 2020년 11월 28일
- ^ NY Times, 게이트웨이 디자인 구매 2005년 1월 20일 취득
- ^ UPI Cadence Design, 유효한 로직 1991년 10월 2일 취득
- ^ SemiEngineering Valid Logic Systems, 2020년 11월 29일 회수
- ^ 자금 지원 Universe Cadence 설계 시스템 이력 2005년 1월 20일 취득
- ^ 1996년 10월 29일 쿠퍼&첸 구매 계약서 회수
- ^ Wall Street Journal Cadence Design Systems, Cooper & Chyan 구매 동의 1996년 10월 29일 회수
- ^ "Cadence 'Formally' Acquires BLDA – Cadence Design Systems buys Bell Labs Design Automation from Lucent Technologies". Electronic News. 1998. Retrieved 20 August 2021.
- ^ "Cadence to Acquire Quickturn Design". The New York Times. 10 December 1998. Retrieved 3 April 2015.
- ^ "Update: Cadence gets lift from Orcad purchase". EETimes.
- ^ EE Times Cadence, IBM의 테스트용 설계 도구 사업 인수 2002년 10월 1일
- ^ EDN Cadence, 2003년 1월 16일 Celestry 인수
- ^ Santarini, Michael (July 14, 2003). "Cadence buys formal tool vendor Verplex". EE Times. Retrieved December 21, 2017.
- ^ Times, EE (April 6, 2004). "Cadence acquires analog layout vendor Neolinear". EE Times.
- ^ EE Times Cadence, 2005년 4월 7일 회수된 Verisity 인수 완료
- ^ "Cadence bought DFM startup Praesagus for $26 million".
- ^ 전자 디자인 캐던스가 DFM 테크놀로지를 강화하기 위한 Invarium을 2007년 7월 22일 취득
- ^ "Cadence Design Systems buys chip design co., Clear Shape VentureBeat". venturebeat.com. Retrieved 2017-12-20.
- ^ EDN, 클리어 쉐이프 취득 2005년 1월 20일
- ^ Leopold, George (March 21, 2008). "Cadence buys IP reuse specialist Chip Estimate". EE Times. Retrieved December 20, 2017.
- ^ EDN Cadence가 Denali를 3억1500만달러에 인수, 2010년 5월 13일 회수
- ^ EE Times Cadence, 2011년 5월 10일 Altos 디자인 자동화 인수
- ^ Silicon Valley Business Journal Cadence, 2011년 5월 10일 Altos Design Automation 취득
- ^ EE Times Cadence가 파워 스페셜리스트 Azuro Retrieved 2011년 7월 12일
- ^ Evertiq Cadence, 2012년 7월 3일 Sigrity 취득
- ^ EE News Europe Cosmic Circuits 인수를 통해 Cadence가 IP 포트폴리오를 확장할 수 있도록 지원, 2013년 2월 7일 취득
- ^ EE Times Cadence, 아날로그 IP 스타트업 인수 2013년 2월 7일 취득
- ^ 2013년 3월 11일 텐실리카 인수 EETimes Cadence
- ^ Venture Beat Cadence, 칩 설계 회사 Tensilica 인수, 2013년 3월 11일 회수
- ^ EE Times Cadence, IP 풀 증대를 위해 Evatronix 인수 2013년 5월 7일 회수
- ^ 새로운 일렉트로닉스 캐던스가 Forte를 인수하여 2014년 2월 6일 취득한 HLS 제품 구축 예정
- ^ Electronics 360 The Math Backs Cadence의 Forte 인수 2014년 2월 6일 회수
- ^ eNews Embedded Cadence, Jasper DA 인수와 함께 공식 검증 프로필 성장 2014년 4월 23일 회수
- ^ Electronics 360 Cadence, Jasper 구매와 계속 통합 2014년 4월 22일 회수
- ^ EENews Analog Cadence, Rocketick 구매로 병렬 로직 시뮬레이션 속도 향상 기술 인수 2016년 4월 13일
- ^ eNews Analog Cadence, nusemi da Retrived 2017년 11월 2일 고속 통신 IP 서비스 확대
- ^ 실리콘밸리 비즈니스 저널 Cadence Design Systems, National Instruments로부터 AWR Corp.를 1억6000만달러에 인수, 2019년 12월 2일 회수
- ^ New Electronics Cadence, 통합 및 인수 2020년 2월 17일 회수
- ^ EverythingRF Cadence, 2020년 2월 14일 Integrated를 인수하여 5G RF 통신 기술 혁신 가속화
- ^ CBC 새로운 장: 실리콘 밸리 회사는 St.를 인수한다. John의 기술 회사 Retrieved 2020년 8월 13일
- ^ 베타킷 뉴펀들랜드 시찰단2020년 8월 13일 캐던스 디자인 시스템에서 AR 인수
- ^ 케이던스 뉴스 출시 케이던스, 2022년 7월 26일 취득 완료
- ^ 케이던스 뉴스, 2022년 7월 26일 OpenEye Scientific Retrieved 인수와 함께 케이던스가 분자 시뮬레이션으로 확장됨
- ^ 전문 소프트웨어 메이커, Andrew Ross Sorkin과 Michael J. de la Merced, New York Times 발행: 2007년 6월 4일
- ^ "Cadence Withdraws Proposal to Acquire Mentor Graphics".
- ^ a b Business Week(급여 벽)에서는 형사 재판 후 Synopsys에 의한 구매 전 사건 개요.
- ^ 최종 합의에 대한 EEDesign 기사.
- ^ 케이던스 대 아반티: UTSA 및 캘리포니아 무역비밀법 아카이브 2012-07-07. 오늘 Danley, J., Berkeley Technology Law Journal, 2004, Vol 19; Part 1, 289-308 페이지
- ^ 법정에서 위협은 생명의 놀라운 사실이 된다, 데보라 손탁 뉴욕타임스, 2005년 3월 20일
- ^ 이상한 법적 사연이 추악한 국면을 맞이하고 있다, 리처드 괴링, EE 타임즈, 2004년 8월 2일
- ^ 배심원단은 Mohsen이 위증, 공무집행방해죄로 유죄를 선고한다, Dylan McGrath, EE Times, 2006년 2월 28일
- ^ Bailey, Brian(2011년 9월 6일)."Amr Mohsen – 너무 이상한 이야기..." EETimes 2021년 9월 5일 회수
- ^ Santarini, Michael(2003년 2월 19일)."Mentor가 Cadence에 대한 특허 소송에서 패소" EETimes 2021년 9월 5일 취득
- ^ Cadence는 Berkeley Design Automation, Dylan McGrath, EE Times, 2013년 4월 15일
- ^ Mento, Cadence 소송 후 Berkeley DA 인수, Peter Clarke, eNews Europe, 2014년 3월 24일
- ^ Bailey, Brian (December 20, 2017). "Alberto Sangiovanni-Vincentelli receives EDAA Lifetime Achievement Award". EE Times.
외부 링크
- 공식 웹사이트
- Cadence Design Systems, Inc.의 비즈니스 데이터: