HDL로의 흐름

Flow to HDL

Flow to HDL 툴 및 메서드는 흐름 기반 시스템 설계를 VHDL이나 Verilog 등의 하드웨어 기술 언어(HDL)로 변환합니다.일반적으로 이것은 필드 프로그래밍 가능한 게이트 어레이, 애플리케이션 고유의 집적회로 프로토타이핑 및 디지털 신호 처리(DSP) 설계를 위한 설계를 작성하는 방법입니다.흐름 기반 시스템 설계는 아키텍처의 고유한 병렬성을 쉽게 지정할 수 있기 때문에 필드 프로그래밍 가능한 게이트 어레이 설계에[according to whom?] 적합합니다.

역사

엔지니어링에서 흐름 기반 설계 도구를 사용하는 것은 상당히 새로운 추세입니다.Unified Modeling Language는 소프트웨어 설계에 가장 널리 사용되는 예입니다.플로우 베이스의 설계 툴을 사용하면, 보다 종합적인 시스템 설계와 신속한 개발이 가능합니다.C에서 HDL로의 툴과 플로우는 C 또는 C와 같은 프로그래밍 언어를 사용하는 것과 같은 목적을 가지고 있습니다.

적용들

대부분의 애플리케이션은 기존 슈퍼컴퓨터 아키텍처에서 너무 오래 걸리는 애플리케이션입니다.여기에는 생물정보학, CFD, 재무처리 및 석유 및 가스 조사 데이터 분석이 포함됩니다.고성능 또는 실시간 데이터 처리를 필요로 하는 임베디드 애플리케이션도 사용 분야입니다.시스템 온 어 칩 설계도 이 플로우를 사용하여 실행할 수 있습니다.

  • Xilinx의 Xilinx 시스템 생성기
  • StarBridge VIVA가 없어짐
  • 사라진 Exsedia의 님버스

외부 링크

「 」를 참조해 주세요.