토렌자

Torrenza

토렌자는 AMD Opteron 마이크로프로세서를 기반으로 한 시스템의 전문 코프로세서 통합 지원을 개선하기 위해 2006년 어드밴스트 마이크로 소자(AMD)가 발표한 이니셔티브다.Opteron 프로세서의 HyperTransport 링크에 직접 연결된 코프로세서 장치와 PCI Express를 통해 연결된 다른 공동 프로세서의 통합에 주안점을 두고 있지만 Torrenza는 특정 제품이나 특정 기술을 지칭하지 않는다.이니셔티브의 명시한 목표에는 공동처리 장치의 제3자 개발자에 대한 기술 및 기술 지원 개선, 이들 장치에 대한 HyperTransport 인터페이스 구현 비용 절감, 통합 시스템의 성능 향상 등이 포함된다.토렌자의 본래의 생각이 AMD와 HSA 재단의 다른 회원들에 의해 이기종 시스템 아키텍처의 형태로 성공적으로 구현되었다고 주장할 수 있다.

목표들

AMD는 긴밀하게 통합된 코프로세서 기술이 결국 프로세서 다이(Die)로 옮겨갈 수 있는 기술을 개발하고 평가하는 입증장이 될 것으로 기대했다.제3자 공동 프로세서의 촉진은 미래의 고급 CPU 설계에 대한 디딤돌이자 하드웨어 설계에 필요한 소프트웨어 개발을 위한 플랫폼으로 구상되었다.2006년 6월 1일, AMD는 토렌자 프로그램을 발표했다.[1]

토렌자 라벨은 발표 날짜를 미리 잡은 가속기 프로젝트와 후에 발표된 프로젝트에 모두 적용되었다.인텔이어 IBM 코드네임 제네소와 공동으로 개발한 PCI 익스프레스 확장 프로젝트와 함께 앞쪽 사이드 버스를 제3자 업체에 개방했다.[2]

2006년 9월 21일, AMD는 이 프로그램에 대한 지원을 확대한다고 발표했다.Cray, Fujitsu Siemens Computers, IBM, Sun Microsystems, Dell, Tararari, Hewlett-Packard 등이 있다.[3]프로그램 웹사이트는 2008년까지 존재했다.[4]

기술

HyperTransport 연결 장치는 HTX 슬롯 또는 Opteron CPU 소켓에 설치할 수 있다.HTX 슬롯은 외부 케이블 접속이 가능하도록 배치되어 있으며 Qlogic Infinipath 네트워크 어댑터와 같은 네트워크 장치의 자연적 위치도 그러하다.대체 설치 위치로서, AMD CPU 소켓은 마더보드 DRAM 채널에 대한 접근을 제공하고 해당 열제거원을 위한 공간을 가진 더 큰 전력예산을 지원한다.일부 시스템 구성에서 CPU 소켓은 HTX 슬롯이 지원하는 단일 16비트(방향당) 800MHz 링크보다 높은 주파수를 지원하는 여러 HyperTransport 링크에 대한 액세스를 제공한다.

AMD Opteron CPU 소켓에 설치할 수 있는 장치의 예로는 FPGA(Field-Programmable Gate Array) 코프로세서 모듈을 들 수 있다.이들은 소켓 940 듀얼 소켓 마더보드에 장착되며 XilinxAltera 장치를 기반으로 한다.그들은 HyperTransport를 사용하여 FPGA 장치를 다른 CPU 소켓에 직접 연결하고, 둘 다 마더보드의 메모리에 액세스하기 위한 메모리 컨트롤러를 제공한다.바이러스 백신 검색을 오프로드하기 위한 액셀러레이터 카드가 또 다른 예였다.[5]

관련 프로젝트

토렌자는 하이퍼트랜스포트 컨소시엄이 추진하는 하이퍼트랜스포트 기술과 밀접하게(전부는 아니지만) 동일시되었다.AMD는 OpenFPGA 컨소시엄의 후원자 겸 파트너다.Torrenza의 기술 요소는 AMD Fusion, 후에 가속 처리 장치 프로젝트, 즉 그래픽 처리 장치(또는 다른 공동 처리 기능)와 CPU 코어를 하나의 칩에 통합하는 것을 목표로 하는 프로젝트와 관련이 있었다.프로그램적 구분으로서 토렌자는 외부 가속 기술(PCIe 슬롯에 그래픽 처리 유닛 포함)을, 퓨전은 통합 가속 기술을 가리킨다.2007년에는 미래의 IBM POWER7 프로세서가 Opteron 프로세서와 호환되는 소켓이 될 것이라는 소문이 돌았다.[6]IBM Roadrunner 슈퍼 컴퓨터는 처리 능력의 1페타플롭에 도달하기 위한 노력으로 수천 개의 Opteron 코어를 거의 많은 셀 광대역 엔진에 연결했다.그러나 Opteron과 Cell 프로세서는 독립 운영 체제를 실행하고 소프트웨어 기반 메시지 전달 프로토콜을 사용하여 통신하기 때문에 이 시스템 구성을 공동 처리 아키텍처의 예로 간주해야 하는지는 명확하지 않다.2008년 중반에 납품된 AMD는 그 무렵부터 토렌자 이니셔티브를 강조할 것으로 예상되지 않았다.[7]예를 들어 로드러너에 대한 2009년 뉴스 발표에서는 언급되지 않았다.[8]

참고 항목

참조

  1. ^ "AMD Announces Initiatives To Elevate AMD64 As Platform For System- And Industry-Wide Innovation". News release. Advanced Micro Devices. June 1, 2006. Archived from the original on June 13, 2006. Retrieved May 29, 2011.
  2. ^ Ashlee Vance (April 17, 2007). "High fiber diet gives Intel 'regularity' needed to beat AMD". The Register. Retrieved May 28, 2011.
  3. ^ "AMD Announces Socket Compatibility Plans to Drive Industry Collaboration". News release. Advanced Micro Devices. September 21, 2006. Archived from the original on October 10, 2006. Retrieved May 29, 2011.
  4. ^ "AMD's Torrenza Initiative: Creating a Community of Collaboration". Initiative web site. Advanced Micro Devices. Archived from the original on May 11, 2008. Retrieved May 29, 2011.
  5. ^ Wolfgang Gruener (April 29, 2007). "AMD's Torrenza evolves into first real world applications". TG Daily. Retrieved May 29, 2011.
  6. ^ "IBM Power 7 to be Opteron socket compatible: Mini Update While Big Blue pursues Itanium FUD campaign". The Inquirer.net. March 25, 2007. Archived from the original on August 27, 2009. Retrieved May 29, 2011.{{cite news}}: CS1 maint : 부적합한 URL(링크)
  7. ^ Wolfgang Gruener (June 8, 2008). "Roadrunner: 130,536 cores break the Petaflop barrier". TG Daily. Retrieved May 29, 2011.
  8. ^ "Most Powerful Supercomputer in the World Powered by the Six-Core AMD Opteron™ Processor". News release. Advanced Micro Devices. November 16, 2009. Retrieved May 29, 2011.

외부 링크