Puma(마이크로아키텍처)
Puma (microarchitecture)일반 정보 | |
---|---|
개시. | 2014년 중반 |
단종 | 2015년 중반 |
공통 제조원 | |
성능 | |
최대 CPU 클럭 속도 | 1.35GHz~2.5GHz |
캐시 | |
L1 캐시 | 코어당[1] 64KB |
L2 캐시 | 1 ~ 2 MB 공유 |
아키텍처 및 분류 | |
테크놀로지 노드 | 28 nm |
명령 집합 | AMD64(x86-64) |
물리 사양 | |
코어 |
|
GPU | Radeon Rx: 128코어, 300~800Mhz |
소켓 | |
제품, 모델, 변종 | |
코어명 |
|
브랜드명 | |
역사 | |
전임자 | 재규어 - 패밀리 16h |
Puma Family 16h는 AMD의 APU용 저전력 마이크로 아키텍처입니다.Jaguar의 2세대 버전을 계승하여 동일한 시장을 대상으로 하며 동일한 AMD 아키텍처 패밀리 16h에 속합니다.Beema의 프로세서 라인은 저전력 노트북을, 멀린스는 태블릿 부문을 목표로 하고 있습니다.
설계.
Puma 코어는 Jaguar와 동일한 마이크로 아키텍처를 사용하며 다음과 같은 설계를 계승합니다.
- 순서 외 실행 및 추측 실행, 최대 4개의 CPU 코어
- 양방향 정수 실행
- 양방향 128비트 와이드 부동소수점 및 패킹된 정수 실행
- 정수 하드웨어 분할기
- Puma는 클러스터형 멀티스레드(CMT)를 지원하지 않으므로 "모듈"이 없습니다.
- Puma는 이기종 시스템 아키텍처 또는 제로[2] 카피를 지원하지 않습니다.
- 32 KiB 명령 + 코어당 32 KiB 데이터 L1 캐시
- 2개 또는 4개의 코어로 공유되는 1~2개의 MiB 유니파이드 L2 캐시
- 64비트 DDR3L를 지원하는 내장 싱글 채널 메모리 컨트롤러
- 코어당 3.1mm2 면적
명령 집합 지원
Jaguar와 마찬가지로 Puma 코어는 MMX, SSE, SSE2, SSE3, SSE3, SSE4a, SSE4.1, SSE4.2, AVX, F16C, CLMUL, AES, MOVMI, 1의 명령어 세트와 명령을 지원합니다.
Jaguar보다 향상된 기능
- 1.2로 19%의 CPU 코어 누출 감소브이[3]
- GPU 누출 38% 감소
- 메모리 컨트롤러 전력 500mW 절감
- 디스플레이 인터페이스 전력 200mW 절감
- 섀시 온도 대응 터보[4] 부스트
- 애플리케이션 요구에 따른 선택적 증가(인텔리전트 증가)
- 내장 Cortex-A5 프로세서를 통한 ARM Trust Zone 지원
- DDR3L-1866 메모리[5] 지원
푸마+
AMD는 비디오 디코더를 UVD 4.2에서 6.0으로, 비디오 인코더를 VCE 2.0에서 VCE 3.1로 업데이트한 Puma 마이크로아키텍처 Puma+를 출시했습니다.
특징들
프로세서
데스크톱/모바일(비마)
가족 | 모델 | 소켓 | CPU | GPU | TDP (W) | DDR3L 기억 속도 | |||||
---|---|---|---|---|---|---|---|---|---|---|---|
코어 | Freq. (GHz) | 맥스. 터보 (GHz) | L2 캐시 (MB) | 모델 | 설정. | 맥스. Freq. (MHz) | |||||
A8 | 6410 | 소켓 FT3b | 4 | 2.0 | 2.4 | 2 | 라데온 R5 | 128:?:? | 800 | 15 | 1866 |
A6 | 6310 | 1.8 | 라데온 R4 | ||||||||
A4 | 6250J | 2.0 | — | 라데온 R3 | 600 | 25 | 1600 | ||||
A4 | 6210 | 1.8 | 라데온 R3 | 15 | |||||||
E2 | 6110 | 1.5 | 라데온 R2 | 500 | |||||||
E1 | 6010 | 2 | 1.35 | 1 | 350 | 10 | 1333 |
태블릿(멀린)
가족 | 모델 | CPU | GPU | 힘 | DDR3L 기억 속도 | ||||||
---|---|---|---|---|---|---|---|---|---|---|---|
코어 | Freq. (GHz) | 맥스. 터보 (GHz) | L2 캐시 (MB) | 모델 | 설정. | 맥스. Freq. (MHz) | TDP (W) | SDP (W) | |||
A10 마이크로 | 6700T | 4 | 1.2 | 2.2 | 2 | 라데온 R6 | 128:?:? | 500 | 4.5 | 2.8 | 1333 |
A6 마이크로 | 6500T | 1.8 | 라데온 R4 | 401 | |||||||
A4 마이크로 | 6400T | 1.0 | 1.6 | 라데온 R3 | 350 | ||||||
E1 마이크로 | 6200T | 2 | 1.4 | 1 | 라데온 R2 | 300 | 3.95 | 1066 |
레퍼런스
- ^ a b "Software Optimization Guide for Family 16h Processors". AMD. Retrieved August 3, 2013.
- ^ "AMD launches new Beema, Mullins SoCs". ExtremeTech. 2014-04-29. Retrieved 2014-05-02.
- ^ Shimpi, Anand. "AMD Beema/Mullins Architecture & Performance Preview". AnandTech. Retrieved 29 April 2014.
- ^ Shimpi, Anand. "New Turbo Boost, The Lineup and Trustzone". AnandTech. Retrieved 29 April 2014.
- ^ Woligroski, Don. "Meet The Mullins And Beema Tablet APUs". Toms Hardware. Retrieved 29 April 2014.