소켓 FT1

Socket FT1
소켓 FT1
유형BGA
칩 폼 팩터?
연락처413
프로세서"브라조스" 모바일 APU(Desna, 온타리오, Zacate, Hondo)

이 글은 CPU 소켓 시리즈의 일부분이다.

소켓 FT1 또는 BGA4132011년 1월 APU 코드명 데스나, 온타리오, 자카테, 혼도를 위해 AMD에서 출시한 CPU 소켓이다.우버 이름은 "브라조스"이다.

  • "Desna"-, "Ontario"-, "Zacate" 및 "Hondo" 브랜드 제품은 BobcatCedar(VLIW5 TeraScale), UVD 3 비디오 가속 및 AMD Eyefinity 기반 다중 모니터 지원을 결합한 최대 2대의 모니터.

사용 가능한 칩셋은 FCH(Fusion 컨트롤러 허브)를 참조하십시오.

AMD APU에 대한 기능 개요

다음 표에는 AMD APU의 기능이 나와 있다(참조:AMD 가속 처리 장치 목록).

플랫폼 고전력, 표준 전력 및 저전력 저전력 및 초저전력
코드명 서버 기본 토론토
마이크로 교토 시
바탕 화면 퍼포먼스 르누아르 주 세잔느
주류 라노 삼위일체 리치랜드 카베리 카베리 리프레시 (고다바리) 카리조 브리스톨 능선 라벤 능선 피카소
엔트리
기본 카비니
모바일 퍼포먼스 르누아르 주 세잔느
주류 라노 삼위일체 리치랜드 카베리 카리조 브리스톨 능선 라벤 능선 피카소
엔트리 달리
기본 데스나, 온타리오, 자카테 카비니, 테마시 베마, 멀린스 카리조-L 스토니 리지
임베디드 삼위일체 흰머리수리 멀린 팔콘,
브라운 팔콘
뿔이 달린 큰부엉이 그레이 호크 자카테 주 온타리오 카비니 스테페 이글, 왕관 이글,
LX-패밀리
프레리 팔콘 밴디드 케스트렐
방출된 2011년 8월 2012년 10월 2013년 6월 2014년 1월 2015 2015년 6월 2016년 6월 2017년 10월 2019년 1월 2020년 3월 2021년 1월 2011년 1월 2013년 5월 2014년 4월 2015년 5월 2016년 2월 2019년 4월
CPU 마이크로아키텍처 K10 스택드라이버 스팀롤러 굴착기 "Excavator+"[1] 젠+ 젠 2 젠 3 밥캣 재규어 푸마 푸마+[2] "Excavator+"
ISA x86-64 x86-64
소켓 바탕 화면 하이엔드 해당 없음 해당 없음
주류 해당 없음 AM4
엔트리 FM1 FM2 FM2+[a] 해당 없음
기본 해당 없음 해당 없음 AM1 해당 없음
기타 FS1 FS1+, FP2 FP3 FP4 FP5 FP6 FT1 FT3 FT3b FP4 FP5
PCI Express 버전 2.0 3.0 2.0 3.0
팹(nm) GF32SHP
(HKMGSOI)
GF 28SHP
(HKMG 벌크)
GF 14LPP
(FinFET 벌크)
GF 12LP
(FinFET 벌크)
TSMCN7
(FinFET 벌크)
TSMC N40
(iii)
TSMC N28
(HKMG 벌크)
GF 28SHP
(HKMG 벌크)
GF 14LPP
(FinFET 벌크)
다이 면적(mm2) 228 246 245 245 250 210[3] 156 180 75 (+ 28 FCH) 107 ? 125 149
최소 TDP(W) 35 17 12 10 4.5 4 3.95 10 6
최대 APU TDP(W) 100 95 65 18 25
최대 재고 APU 기본 클럭(GHz) 3 3.8 4.1 4.1 3.7 3.8 3.6 3.7 3.8 4.0 1.75 2.2 2 2.2 3.2 3.3
노드당[b] 최대 APU 수 1 1
APU당 최대 CPU[c] 코어 4 8 2 4 2
CPU 코어당 최대 스레드 1 2 1 2
i386, i486, i586, CMOV, NOPLE, i686, PAE, NX 비트, CMPXCHG16B, AMD-V, RVI, ABM, 64비트 LAHF/SAHF Yes Yes
IOMMU[d] 해당 없음 Yes
BMI1, AES-NI, CLMULF16C 해당 없음 Yes
모브베 해당 없음 Yes
AVIC, BMI2, RDRAND 해당 없음 Yes
ADX, SHA, RDSEED, SMAP, SMEP, XSAVEC, XSAVERS, XFRUSHOPT, CLZERO 해당 없음 Yes 해당 없음 Yes
WBNOINVD, CLWB, RDPID, RDPRU 및 M커밋 해당 없음 Yes 해당 없음
코어당 FPU 1 0.5 1 1 0.5 1
FPU당 파이프 수 2 2
FPU 파이프 폭 128비트 256비트 80비트 128비트
CPU 명령 집합 SIMD 수준 SSE4a[e] AVX AVX2 SSSE3 AVX AVX2
3DNow! Yes Yes
FMA4, LWP, TBM, XOP 해당 없음 Yes 해당 없음 해당 없음 Yes 해당 없음
FMA3 Yes Yes
코어당 L1 데이터 캐시(KiB) 64 16 32 32
L1 데이터 캐시 연관성(웨이) 2 4 8 8
코어당 L1 명령 캐시 1 0.5 1 1 0.5 1
최대 APU 총 L1 명령 캐시(KiB) 256 128 192 256 512 64 128 96 128
L1 명령 캐시 연관성(웨이) 2 3 4 8 16 2 3 4
코어당 L2캐시 1 0.5 1 1 0.5 1
최대 APU 총 L2 캐시(MiB) 4 2 4 1 2 1
L2 캐시 연관성(웨이) 16 8 16 8
APU 총 L3 캐시(MiB) 해당 없음 4 8 16 해당 없음 4
APU L3 캐시 연관성(경로) 16 16
L3 캐시 구성표 피해자 해당 없음 피해자 피해자
최대 주식 DRAM 지원 DDR3-1866 DDR3-2133 DDR3-2133, DDR4-2400 DDR4-2400 DDR4-2933 DDR4-3200, LPDDR4-4266 DDR3L-1333 DDR3L-1600 DDR3L-1866 DDR3-1866, DDR4-2400 DDR4-2400
APU당 최대 DRAM 채널 수 2 1 2
APU당 최대 스톡 DRAM 대역폭(GB/s) 29.866 34.132 38.400 46.932 68.256 ? 10.666 12.800 14.933 19.200 38.400
GPU 마이크로아키텍처 TeraScale 2(VLIW5) TeraScale 3(VLIW4) GCN 2세대 GCN 3세대 GCN 5세대[4] TeraScale 2(VLIW5) GCN 2세대 GCN 3세대[4] GCN 5세대
GPU 명령 집합 TeraScale 명령 집합 GCN 명령 집합 TeraScale 명령 집합 GCN 명령 집합
최대 재고 GPU 기본 클럭(MHz) 600 800 844 866 1108 1250 1400 2100 2100 538 600 ? 847 900 1200
최대 재고 GPU 기반 GFLOPS[f] 480 614.4 648.1 886.7 1134.5 1760 1971.2 2150.4 ? 86 ? ? ? 345.6 460.8
3D 엔진[g] 최대 400:20:8 최대 384:24:6 최대 512:32:8 최대 704:44:16[5] 최대 512:32:8 80:8:4 128:8:4 최대 192:?:? 최대 192:?:?
IOMMUv1 IOMMUv2 IOMMUv1 ? IOMMUv2
비디오 디코더 UVD 3.0 UVD 4.2 UVD 6.0 VCN 1.0[6] VCN 2.1[7] VCN 2.2[7] UVD 3.0 UVD 4.0 UVD 4.2 UVD 6.0 UVD 6.3 VCN 1.0
비디오 인코더 해당 없음 VCE 1.0 VCE 2.0 VCE 3.1 해당 없음 VCE 2.0 VCE 3.1
AMD 유체 모션 No Yes No No Yes No
GPU 절전 파워플레이 파워튠 파워플레이 파워튠[8]
트루오디오 해당 없음 Yes[9] 해당 없음 Yes
프리싱크 1
2
1
2
HDCP[h] ? 1.4 1.4
2.2
? 1.4 1.4
2.2
PlayReady[h] 해당 없음 3.0은 아직 아니다 해당 없음 3.0은 아직 아니다
지원되는 디스플레이[i] 2–3 2–4 3 3 (1998년
4(모바일, 임베디드)
4 2 3 4
/drm/radeon[j][11][12] Yes 해당 없음 Yes 해당 없음
/drm/amdgpu[j][13] 해당 없음 Yes[14] Yes 해당 없음 Yes[14] Yes
  1. ^ FM2+ 굴착기 모델: A8-7680, A6-7480 및 Athlon X4 845.
  2. ^ PC는 하나의 노드일 것이다.
  3. ^ APU는 CPU와 GPU를 결합한다. 둘 다 코어를 가지고 있다.
  4. ^ 펌웨어 지원 필요.
  5. ^ SSE4 없음.SSE3 없음.
  6. ^ 단일정밀 성능은 FMA 작동을 기반으로 베이스(또는 부스트) 코어 클럭 속도에서 계산한다.
  7. ^ 통합 셰이더: 텍스처 매핑 단위 : 렌더 출력 단위
  8. ^ a b 보호된 비디오 콘텐츠를 재생하려면 카드, 운영 체제, 드라이버 및 애플리케이션 지원도 필요하다.이를 위해서는 호환 가능한 HDCP 디스플레이도 필요하다.HDCP는 특정 오디오 포맷의 출력에 필수적이며 멀티미디어 설정에 추가적인 제약을 가한다.
  9. ^ 디스플레이를 세 개 이상 공급하려면 추가 패널에 기본 DisplayPort 지원이 있어야 한다.[10]또는 활성 DisplayPort-to-DVI/HDMI/VGA 어댑터를 사용할 수 있다.
  10. ^ a b DRM(Direct Rendering Manager)은 리눅스 커널의 구성 요소다.이 표의 지원은 최신 버전을 가리킨다.

참고 항목

외부 링크

  1. ^ "AMD Announces the 7th Generation APU: Excavator mk2 in Bristol Ridge and Stoney Ridge for Notebooks". 31 May 2016. Retrieved 3 January 2020.
  2. ^ "AMD Mobile "Carrizo" Family of APUs Designed to Deliver Significant Leap in Performance, Energy Efficiency in 2015" (Press release). 20 November 2014. Retrieved 16 February 2015.
  3. ^ "The Mobile CPU Comparison Guide Rev. 13.0 Page 5 : AMD Mobile CPU Full List". TechARP.com. Retrieved 13 December 2017.
  4. ^ a b "AMD VEGA10 and VEGA11 GPUs spotted in OpenCL driver". VideoCardz.com. Retrieved 6 June 2017.
  5. ^ Cutress, Ian (1 February 2018). "Zen Cores and Vega: Ryzen APUs for AM4 – AMD Tech Day at CES: 2018 Roadmap Revealed, with Ryzen APUs, Zen+ on 12nm, Vega on 7nm". Anandtech. Retrieved 7 February 2018.
  6. ^ Larabel, Michael (17 November 2017). "Radeon VCN Encode Support Lands in Mesa 17.4 Git". Phoronix. Retrieved 20 November 2017.
  7. ^ a b "AMD Ryzen 5000G 'Cezanne' APU Gets First High-Res Die Shots, 10.7 Billion Transistors In A 180mm2 Package". wccftech. Aug 12, 2021. Retrieved August 25, 2021.{{cite web}}: CS1 maint : url-status (링크)
  8. ^ Tony Chen; Jason Greaves, "AMD's Graphics Core Next (GCN) Architecture" (PDF), AMD, retrieved 13 August 2016
  9. ^ "A technical look at AMD's Kaveri architecture". Semi Accurate. Retrieved 6 July 2014.
  10. ^ "How do I connect three or More Monitors to an AMD Radeon™ HD 5000, HD 6000, and HD 7000 Series Graphics Card?". AMD. Retrieved 8 December 2014.
  11. ^ Airlie, David (26 November 2009). "DisplayPort supported by KMS driver mainlined into Linux kernel 2.6.33". Retrieved 16 January 2016.
  12. ^ "Radeon feature matrix". freedesktop.org. Retrieved 10 January 2016.
  13. ^ Deucher, Alexander (16 September 2015). "XDC2015: AMDGPU" (PDF). Retrieved 16 January 2016.
  14. ^ a b Michel Dänzer (17 November 2016). "[ANNOUNCE] xf86-video-amdgpu 1.2.0". lists.x.org.