리겔(마이크로프로세서)
Rigel (microprocessor)리겔은 VAX 명령 집합 아키텍처(ISA)를 구현한 DEC(Digital Equipment Corporation)가 개발하고 제작한 마이크로프로세서 칩 세트였다.1989년 7월 11일, 칩 세트를 최초로 탑재한 시스템인 VAX 6000 모델 400의 도입으로 도입되었다.리겔은 VAX 4000 모델 300과 VAXstation 3100 모델 76에도 사용되었다.생산 리겔 CPU의 정격은 35~43MHz였다.
Rigel 칩셋은 다음과 같은 몇 가지 장치로 구성되었다.
- REX520 중앙 처리 장치(DC520 또는 "P-칩"이라고도 함)
- DC523 부동 소수점 단위(개발 중 KIWI 또는 "F-칩"으로 코딩됨)
- DC592 캐시 컨트롤러(개발 중 COW 또는 "C칩"으로 코딩됨)
- DC521 클럭 칩
또한, 두 개의 추가 장치는 VAX 벡터 프로세서 옵션을 구현했다. 이들 장치는 DC555 벡터 레지스터 세트 칩(VERS)과 DC556 벡터 데이터 경로 칩(FAOR)을 구성했다.
리겔 기반 시스템을 위한 지원 칩에는 RSSC(Rigel System Support Chip)와 VAX 4000 시스템 인터페이스 칩인 Ghidra가 포함되었다.
렉스520
리겔 아키텍처는 VAX 8800 프로세서를 기반으로 했다.6단계의 마이크로 Instruction 파이프라인과 64-entry 완전 연상번역 look-aside buffer를 갖추고 있다.리겔 칩 세트는 선택적인 벡터 프로세서를 지원했고, 렉서520은 벡터 명령을 해독하여 렉서520에 의해 벡터 인터페이스(VC) 칩으로 전달되었다.
REX520에는 명령 캐시로 구성할 수 있는 2KB 통합 기본 캐시와 CMOS 정적 RAM(Random Random Access Memory) 칩으로 구현된 외부 128KB 보조 캐시(백업 캐시)가 있다.VAX 8800의 64KB Primary 캐시를 동일한 die에 통합할 수 없었기 때문에 REX520은 외부 캐시를 가지고 있다.백업 캐시 컨트롤러는 VC 칩에 위치했다.
REX520은 32만 개의 트랜지스터로 구성되었으며, 이 중 논리용 14만 개, 메모리용 18만 개로 구성되었다.다이 크기는 가로 12mm, 세로 12mm(144mm²)이다.224개의 납으로 된 세라믹 납으로 포장되어 있었다.
제작
이 칩 세트는 DEC가 2세대 보조금속-산화물-반도체(CMOS) 공정인 CMOS-2에서 제작했다.이 공정은 1.5 µm의 최소 피쳐 크기와 두 가지 수준의 알루미늄 인터커넥트를 가지고 있었다.
머라이어
머라이어는 1µm CMOS-3 공정에서 DEC에 의해 제조된 리겔 칩 세트의 개정판이며, 클럭 주파수는 55~71MHz 사이였다.머라이어 CPU, FPU, 캐시 컨트롤러는 각각 DC595, DC596, DC597로 지정되었다.Rigel에 비해 향상된 기능에는 머라이어 CPU에서 4kB의 1단계 캐시와 32비트 물리적 메모리 어드레싱, 캐시 컨트롤러 칩에서 구현된 쓰기-백 캐싱이 포함되었다.머라이어는 VAX 6000 모델 500, MicroVAX 3100 모델 80 및 VAXstation 4000 모델 60에 사용되었다.
참조
- 컴퓨터 히스토리 시뮬레이션 프로젝트의 "리겔"
- 컴퓨터 역사 시뮬레이션 프로젝트의 "마리야"
- K.M.I. - 사이트
- 더단, W. 휴 외 연구진(1990)."An Overview of the VAX 6000 Model 400 칩 세트"디지털 기술 저널, 2권, 2권, 1990. 페이지 36–51.
- 슬레이터, 데브라 L. 외 연구진(1990)."VAX벡터 6000 모델 400에서의 벡터 처리"디지털 기술 저널, 2권, 2권, 1990. 페이지 11–26.