PA-7100LC

PA-7100LC
PA-7100LC 마이크로프로세서.

PA-7100LC는 휴렛패커드(HP)가 개발한 PA-RISC 1.1 명령 집합 아키텍처(ISA)를 구현하는 마이크로프로세서다.PCX-L로도 알려져 있으며, 코드명인 벌새로도 알려져 있다.그것은 저가형 시스템용 마이크로프로세서로 설계되었다.[1]PA-7100LC를 특징으로 하는 첫 번째 시스템은 1994년 1월에 도입되었다.이 시스템들은 60MHz와 80MHz 부품을 사용했다.1994년 6월에 100 MHz 파트가 데뷔했다.PA-7100LC는 MPEG 비디오 디코딩 성능 향상을 위한 지침을 제공하는 MAX-1 멀티미디어 명령, 초기 단일 명령, 다중 데이터(SIMD) 멀티미디어 명령 집합 확장을 구현한 최초의 PA-RISC 마이크로프로세서였다.

PA-7100LC 다이샷

PA-7100LC는 PA-7100을 기반으로 했다.주요 개선사항은 대차대조 실행과 추가 정수 단위가 개선되었다.PA-7100LC는 또한 MAX-1 멀티미디어 지침서, 캐시 불가능한 메모리 페이지, 바이엔디안 지원을 포함한 구조 개선을 구현했다.슈퍼스칼라 실행은 PA-7100이 지원하는 기존 명령 조합 외에 정수 명령 2개, 적재 저장소 단위 2개 또는 정수 및 적재 저장소가 한 사이클에 발행될 수 있도록 제어 논리를 수정하고 추가 정수 단위를 추가함으로써 개선되었다.

PA-7100LC에서 유도된 회로에 많은 수정이 이루어졌다.눈에 띄게, 부동 소수점 단위 승수를 수정하여 맨티사의 부분적인 생산물을 집계한 이월 저장 애더더 트리를 절반으로 줄였다.이러한 단순화로 단일 정밀 곱의 지연 시간은 변경되지 않았지만(2 사이클) 이중 정밀 곱의 지연 시간은 3 사이클로 증가하였다.성능 손실은 PA-7100LC가 단일 정밀 배수가 더 많은 중거리 멀티미디어 워크스테이션용으로 설계되었기 때문에 허용 가능한 것으로 간주되었다.통합 온 다이(on-die)를 통해 비용을 절감하는 것은 최대 2GB의 메모리와 I/O 컨트롤러를 지원하는 메모리 컨트롤러다.

캐시의 구성은 HP가 설계한 PA-RISC CPU의 조직과 다르다.대형 외부 명령과 데이터 캐시는 용량이 1KB인 온디디(on-die) 명령 캐시와 대형 외부 8KB~2MB 캐시로 대체됐다.외부 캐시는 명령어와 데이터를 모두 포함하는 통합형이다.[1]

PA-7100LC는 90만 개의 트랜지스터로 구성되며 면적 201.64mm에2 대해 14.2 x 14.2mm이다.0.8μm의 3-레벨 금속 CMOS26B 공정에서 HP에 의해 제조되었다.PA-7100LC는 432핀 세라믹그리드 어레이로 포장되어 있다.

PA-7300LC

PA-7300LC 마이크로프로세서.

PA-7300LC는 PA-7100LC의 추가 개발이었다.그것은 HP의 워크스테이션과 서버의 고급 PA-8000을 보완하는 중저가 마이크로프로세서로 1996년 중반에 도입되었다.PA-7300LC는 개선된 PA-7100LC, 64KB 명령 및 데이터 캐시, L2 캐시 컨트롤러, 메모리 컨트롤러, GSC 버스 컨트롤러를 단일 칩에 통합한다.그것은 상당한 양의 온칩 캐시를 포함한 최초의 PA-RISC 마이크로프로세서였다.L2 유니파이드 캐시는 선택 사항이었으며 패리티로 보호될 수 있었다.그것은 등록 대 등록, 플로우 스루 또는 비동기 SRAM으로 구축될 수 있다.

PA-7300LC 다이샷

PA-7300LC에는 920만 개의 트랜지스터가 들어 있으며, 이 중 120만 개는 논리에 사용되고 800만 개는 캐시에 사용된다. 260.1mm2 면적에 대해 15.3 X 17.0mm로 측정했다.그것은 HP에 의해 그들의 CMOS14C 공정, 0.5 µm, 3.3V, 4단 금속 CMOS 공정에서 제조되었다.

참조

  1. ^ a b Rockman, Simon (April 1994). "Six of the best". Personal Computer World. pp. 464–468, 470, 472.
  • 그웬납, 린리 (1994년 1월 24일)"새로운 PA-RISC 프로세서가 MPEG 비디오를 디코딩한다."마이크로프로세서 보고서. 페이지 16-17.
  • 그웬납, 린리(1995년 11월 13일)."통합 PA-7300LC 파워스 HP 미드레인지"마이크로프로세서 보고서.
  • 홀렌벡, D. 외 연구진(1996)"PA7300LC는 비용/성능을 위해 캐시를 통합한다."COMPCON '96 기술 논문 요약.
  • 조셉슨, D.; 스토리, M.; 딕슨, D.(1995)"마이크로프로세서 IDDQ 테스트: 사례 연구"IEEE 컴퓨터의 설계 및 시험.
  • 조셉슨, D.D. 딕슨 D.J.; 아놀드 B.J. (1993)"HP PA7100LC 프로세서의 기능 테스트"IEEE 국제 시험 회의의 진행.
  • 키버, W. 외 연구진(1997)"128kB 온칩 캐시를 갖춘 200MHz RISC 마이크로프로세서"ISSCC 다이제스트 of Technical Paper.
  • 크네벨, P. 외 연구진(1993)"HP의 PA7100"LC: 저비용 슈퍼칼라 PA-RISC 프로세서".1993년 봄, 신문의 다이제스트.
  • 크네벨, P. 외(1995)"PA 7100LC 마이크로프로세서: 경쟁 환경에서의 IC 설계 결정 사례 연구"hpjournal 1995년 4월".
  • 리, R.B. (1995년)"PA-RISC 프로세서에서 소프트웨어 분해를 통한 실시간 MPEG 비디오"
  • Lee, R.B. (1995년 4월)"향상된 마이크로프로세서로 멀티미디어 가속화"IEEE 마이크로.
  • Meneghini, T.; Josephson, D. (1997년)."중복성이 프로그래밍된 캐시가 장착된 180MHz HP PA-RISC 마이크로프로세서의 IDDQ 테스트"IDDQ 기술 자료 요약에 관한 IEEE 국제 워크숍.
  • 운디, S. 외. (1994년 4월)"저비용 그래픽 및 멀티미디어 워크스테이션 칩 세트"IEEE 마이크로.
  • PA-7100LC PA-RISC 프로세서 OpenPA.net
  • PA-7300LC PA-RISC 프로세서 OpenPA.net

외부 링크

벌새: 저비용 슈퍼스칼러 PA_RISC 프로세서, 스티븐 언디의 강연