머신 체크 아키텍처

Machine Check Architecture

컴퓨팅에서 MCA(Machine Check Architecture)는 CPU하드웨어 오류를 운영 체제에 보고하는 인텔AMD 메커니즘이다.

인텔의 P6와 펜티엄 4 패밀리 프로세서, AMD의 K7과 K8 패밀리 프로세서, Itanium 아키텍처는 시스템 버스 오류, ECC 오류, 패리티 오류, 캐시 오류, 변환 룩사이드 버퍼 오류와 같은 하드웨어(머신) 오류를 감지하고 보고하는 메커니즘을 제공하는 머신 체크 아키텍처를 구현한다.기계 점검을 설정하는 데 사용되는 모델별 레지스터(MSR) 세트와 검출되는 오류를 기록하는 데 사용되는 MSR의 추가 뱅크로 구성된다.[1]

참고 항목

참조

  1. ^ "Machine Check Architecture". Intel® 64 and IA-32 Architectures Software Developer’s Manual Volume 3B: System Programming Guide, Part 2. Intel Corporation. November 2018.

외부 링크